高级检索
检索提示:高级检索多个条件检索时是按照顺序运算的:如 A或B与C 即:(A或B)与C
[期刊论文]
ASIC物理设计中的时钟树综合优化研究
作者:
收录:
摘要:
以一款基于HJTC 0.18μm工艺的YAK SOC芯片为例,根据其时钟结构,提出一种能有效减小时钟偏移的方法,该方法通过在门级将时钟根节点分解成若干伪时钟源实现.基于该方法,采用布局布线工具,对YAK SOC芯片进行时钟树综合,得到了较好的效果.给出了一种采用缓冲器和反相器相结合构建时钟树以降低时钟树功耗的方法.通过完成物理设计和功耗分析的数据对比,证明了该优化方法的可行性.
关键词:
作者机构:
通讯作者信息:
电子邮件地址:
相关关键词:
相关文章:
2010,电子元器件应用
2008,半导体技术
2011,空间电子技术
2015,微电子学
来源 :
微电子学
ISSN: 1004-3365
年份: 2011
期: 6
卷: 41
页码: 872-875
被引次数:
WoS核心集被引频次: 0
SCOPUS被引频次:
ESI高被引论文在榜: 0 展开所有
万方被引频次: 11
中文被引频次:
近30日浏览量: 4
归属院系:
信息学部
全文获取
外部链接: