高级检索
检索提示:高级检索多个条件检索时是按照顺序运算的:如 A或B与C 即:(A或B)与C
[期刊论文]
基于BUFGMUX与DCM的FPGA时钟电路设计
作者:
收录:
摘要:
与ASIC(专用集成电路)的时钟电路相比,基于FPGA(现场可编程门阵列)的时钟电路有其自身的特点.FPGA一般提供专用时钟资源搭建时钟电路,相应的综合工具也能够自动使用这些资源,但是针对门控时钟和时钟分频电路,如果直接使用综合工具自动处理的结果,会造成较大的时钟偏差.通过合理使用DCM(数字时钟管理单元)和BUFGMUX(全局时钟选择缓冲器)等FPGA的特殊资源,手动搭建时钟电路,可以尽可能地减少时钟偏差对电路时序的影响.
关键词:
作者机构:
通讯作者信息:
电子邮件地址:
相关关键词:
相关文章:
2007,中国仪器仪表学会第九届青年学术会议
2009,中国集成电路
2008,数据采集与处理
2012,电子技术应用
来源 :
现代电子技术
ISSN: 1004-373X
年份: 2006
期: 2
卷: 29
页码: 141-143
被引次数:
WoS核心集被引频次: 0
SCOPUS被引频次:
ESI高被引论文在榜: 0 展开所有
万方被引频次: 20
中文被引频次:
近30日浏览量: 2
归属院系:
全文获取
外部链接: