摘要:
存储访问延迟一直是制约计算机系统整体性能的瓶颈,多核处理器的出现使“存储墙”问题更加严重。预取技术可以隐藏存储访问延迟,因此基于多核处理器的预取技术最近成为学术界研究的热点。文中研究了目前较为新颖的多核处理器预取技术Future execution,然后针对其缺陷提出改进,将Runahead乱序执行技术与前者结合起来,Multi2Sim模拟的结果显示改进后的预取架构的二级Cache命中率提高了约9%,并且 SPEC2000测试程序的相对执行时间减少了8%。
关键词:
通讯作者信息:
电子邮件地址: