• 综合
  • 标题
  • 关键词
  • 摘要
  • 学者
  • 期刊-刊名
  • 期刊-ISSN
  • 会议名称
搜索

作者:

方娟 (方娟.) (学者:方娟) | 张红波 (张红波.)

摘要:

  存储访问延迟一直是制约计算机系统整体性能的瓶颈,多核处理器的出现使“存储墙”问题更加严重。预取技术可以隐藏存储访问延迟,因此基于多核处理器的预取技术最近成为学术界研究的热点。文中研究了目前较为新颖的多核处理器预取技术Future execution,然后针对其缺陷提出改进,将Runahead乱序执行技术与前者结合起来,Multi2Sim模拟的结果显示改进后的预取架构的二级Cache命中率提高了约9%,并且 SPEC2000测试程序的相对执行时间减少了8%。

关键词:

存储访问延迟 多核处理器 访存模式 硬件预取 指令窗口

作者机构:

  • [ 1 ] [方娟]北京工业大学 计算机学院
  • [ 2 ] [张红波]北京工业大学 计算机学院

通讯作者信息:

电子邮件地址:

查看成果更多字段

相关关键词:

相关文章:

来源 :

年份: 2011

页码: 1-7

语种: 中文

被引次数:

WoS核心集被引频次: 0

SCOPUS被引频次:

ESI高被引论文在榜: 0 展开所有

万方被引频次: -1

中文被引频次:

近30日浏览量: 0

在线人数/总访问数:3123/3876121
地址:北京工业大学图书馆(北京市朝阳区平乐园100号 邮编:100124) 联系我们:010-67392185
版权所有:北京工业大学图书馆 站点建设与维护:北京爱琴海乐之技术有限公司